TSMC می‌تواند بیش از 30 هزار دلار برای هر ویفر 2 نانومتری دریافت کند - دورنگر | نقطه عطف فرهنگ و فناوری

TSMC می‌تواند بیش از ۳۰ هزار دلار برای هر ویفر ۲ نانومتری دریافت کند

منابع صنعتی نیمه‌رسانا اخیراً به روزنامه تایوانی Commercial Times گفته‌اند که TSMC قصد دارد برای ویفر هایی که با فرآیند ۲ نانومتری N2 تولید می‌کند، بیش از ۳۰ هزار دلار دریافت کند. این اقدام افزایش قیمت‌هایی را که در طول یک دهه اخیر شدت گرفته، ادامه خواهد داد.

همزمان با آماده‌شدن شرکت TSMC و دیگر تولیدکنندگان نیمه‌رسانا برای گذار به ترانزیستورهای پیشرفته ۲ نانومتری، گزارش‌های جدیدی درباره برنامه‌های این غول تایوانی منتشر شده است. اگرچه هنوز تایید نشده‌اند، ادعاهای مربوط به افزایش قیمت‌ها با تحلیل‌های قبلی و روندهای این شرکت در سال‌های اخیر همخوانی دارد.

افزایش قیمت ویفر های ۲ نانومتری tsmc

دلیل این افزایش قیمت قابل‌پیش‌بینی است. انتظار می‌رود تولید نیمه‌رساناهای ۲ نانومتری پیچیده‌تر و دقیق‌تر از ویفرهای ۳ نانومتری باشد که در حال حاضر پیشرفته‌ترین فناوری را نمایندگی می‌کنند. افزایش هزینه‌ها شامل نرم‌افزار، نیروی انسانی و وابستگی بیشتر به لیتوگرافی EUV (فرابنفش شدید) است که بسیار گران‌قیمت است. با این حال، استفاده از طراحی مبتنی بر هوش مصنوعی احتمالاً تأثیر منفی این افزایش هزینه‌ها را کاهش می‌دهد.

اگر این گزارش‌ها درست باشند، از تحلیل سال گذشته شرکت مشاوره IBS پشتیبانی می‌کنند. این گروه تخمین زده بود که ساخت یک کارخانه تولید نیمه‌رسانای ۲ نانومتری که بتواند ماهانه ۵۰ هزار ویفر تولید کند، حدود ۲۸ میلیارد دلار هزینه خواهد داشت. این رقم حدود ۸ میلیارد دلار بیشتر از هزینه ساخت یک کارخانه تولید ۳ نانومتری است. علاوه بر این، هزینه تخمینی هر ویفر نشان‌دهنده افزایش ۵۰ درصدی نسبت به ۳ نانومتری و دوبرابرشدن نسبت به ۴ یا ۵ نانومتری است.

قیمت‌ها برای مشتریان مختلف TSMC متفاوت خواهد بود، اما این ارقام با ۳۰۰۰ دلار ترانزیستورهای ۲۸ نانومتری در سال ۲۰۱۴ فاصله زیادی دارند. در واکنش به این روند، برخی اشاره کرده‌اند که در برخی جنبه‌ها، هزینه هر ترانزیستور از زمان ۲۸ نانومتری ثابت مانده و عملاً بخشی از قانون مور که به کاهش هزینه‌ها اشاره دارد، متوقف و باعث افزایش قیمت تراشه‌های پیشرفته رایانه‌ای شده است.

TSMC می‌تواند بیش از 30 هزار دلار برای هر ویفر 2 نانومتری شارژ کند

با استفاده از ترانزیستورهای نواری (نانوشیت) و سایر نوآوری‌ها، فرآیند N2 وعده کاهش ۲۵ تا ۳۰ درصدی مصرف انرژی نسبت به ۳ نانومتری، افزایش ۱۰ تا ۱۵ درصدی در عملکرد و حدود ۱۵ درصد افزایش در تراکم ترانزیستورها را می‌دهد. TSMC قصد دارد تولید انبوه N2 را در نیمه دوم سال ۲۰۲۵ آغاز کند. گزارش‌ها حاکی است که اپل تمام ظرفیت اولیه تولید ۲ نانومتری TSMC را که انتظار می‌رود برای آیفون ۱۷ پرو استفاده شود، رزرو کرده است.

سامسونگ، اینتل و شرکت ژاپنی Rapidus نیز برنامه‌های مشابهی برای تولید نیمه‌رسانا دارند، اما بعید است که بتوانند فشار زیادی بر TSMC وارد کنند. سامسونگ با نرخ بازدهی کمتر از ۲۰ درصد روبه‌رو شده که این شرکت را بسیار عقب‌تر از TSMC قرار داده است.

در همین حال، اینتل اخیراً گره 20A (2 نانومتری) خود را که در ابتدا برای امسال برنامه‌ریزی شده بود، لغو کرد و قرار است سال آینده فرآیند 18A را معرفی کند. این شرکت همچنین برای جدیدترین نسل پردازنده‌های خود از ترانزیستورهای TSMC استفاده خواهد کرد. Rapidus، که با IBM همکاری می‌کند، قصد دارد فرآیند ۲ نانومتری خود را سال آینده معرفی کند، اما تولید انبوه آن قبل از سال ۲۰۲۷ آغاز نخواهد شد.

Adblock test (Why?)

منبع خبر


0 0 رای ها
امتیازدهی به مقاله
اشتراک در
اطلاع از
guest

این سایت از اکیسمت برای کاهش هرزنامه استفاده می کند. بیاموزید که چگونه اطلاعات دیدگاه های شما پردازش می‌شوند.

0 نظرات
قدیمی‌ترین
تازه‌ترین بیشترین رأی
بازخورد (Feedback) های اینلاین
مشاهده همه دیدگاه ها
0
افکار شما را دوست داریم، لطفا نظر دهید.x